AMDZen4架構(gòu)細(xì)節(jié)曝光 二級緩存從512KB翻番到1MB

來源:快科技

面對Intel剛剛發(fā)布的Alder Lake第12代酷睿處理器,基于Zen3架構(gòu)的銳龍5000在部分場景中仍有一戰(zhàn)之力,不過,對于消費(fèi)者而言,更期待的顯然是Zen4。

按照目前的節(jié)奏,Zen4應(yīng)該會在明年下半年登場,期間AMD可能會更新6nm Zen3+的APU以及部分基于Zen3 3D緩存技術(shù)的銳龍5000 CPU。

日前,業(yè)內(nèi)人士Hans de Vries曝光了Zen 4的部分CPU設(shè)計(jì)架構(gòu)細(xì)節(jié),據(jù)說來自前不久某硬件大廠遭勒索軟件攻擊后泄露到黑市的機(jī)密文檔。

圖標(biāo)概述了Zen 4的緩存部分,對比Zen3,一級指令/數(shù)據(jù)緩存大小沒變,依然是32KB、關(guān)聯(lián)8路,但二級緩存(指令+數(shù)據(jù))則從512KB翻番到1MB,依舊是關(guān)聯(lián)8路。

遺憾的是,三級緩存的容量未公布,看來有驚喜,上一代Zen3是每個(gè)CCD(8核Die)共享32MB。

不過可以比較12代酷睿Alder Lake體系中,Golden Cove(P核,能核)每個(gè)核心1.25MB二級緩存,Gracemont(能效核,E核)則是每四個(gè)核心2MB,也就是二級緩存最多14MB,這意味著Zen4的物理16核(16MB L2)會再次反超。

至于11代酷睿,沒有異構(gòu)核心,每個(gè)核心的二級緩存是0.5MB。

通常來說一級、二級緩存在分支預(yù)測中扮演極為重要的角色,它也是IPC指標(biāo)增幅的重要支撐。按照AMD此前的說法,Zen4之于Zen3的變化幅度不會小于Zen3之于Zen2,后者的IPC當(dāng)時(shí)增加了19%,5nm Zen4非??善冢瑳r且還有后發(fā)優(yōu)勢一說。

標(biāo)簽: AMDZen4 銳龍?zhí)幚砥?/span> 游戲性能 桌面平臺

推薦

財(cái)富更多》

動態(tài)更多》

熱點(diǎn)